FPGA, Xilinx, XC3S100E-4TQG144C, Spartan-3E, 100000 Portes, 2160 Cellules, 240 Blocs, TQFP 144.
- Code commande RS:
- 697-2894
- Référence fabricant:
- XC3S100E-4TQG144C
- Marque:
- Xilinx
Indisponible
RS n'aura plus ce produit en stock.
- Code commande RS:
- 697-2894
- Référence fabricant:
- XC3S100E-4TQG144C
- Marque:
- Xilinx
Caractéristiques techniques
Documentation technique
Législation et Conformité
Détail produit
Recherchez des produits similaires en sélectionnant un ou plusieurs attributs.
Sélectionner tout | Attribut | Valeur |
|---|---|---|
| Marque | Xilinx | |
| Série | Spartan-3E | |
| Nombre de portes logiques | 100000 | |
| Nombre de cellules logiques | 2160 | |
| Nombre d'unités logiques | 240 | |
| Nombre de registres | 1920 | |
| Nombre de multiplieurs | 4 (18 x 18) | |
| Type de montage | CMS | |
| Type de boîtier | TQFP | |
| Nombre de broches | 144 | |
| Nombre de bits de RAM | 15360bit | |
| Dimensions | 20 x 20 x 1.4mm | |
| Hauteur | 1.4mm | |
| Longueur | 20mm | |
| Tension d'alimentation fonctionnement maximum | 1,26 V | |
| Température d'utilisation maximum | +85 °C | |
| Température de fonctionnement minimum | 0 °C | |
| Tension d'alimentation de fonctionnement minimum | 1,14 V | |
| Largeur | 20mm | |
| Sélectionner tout | ||
|---|---|---|
Marque Xilinx | ||
Série Spartan-3E | ||
Nombre de portes logiques 100000 | ||
Nombre de cellules logiques 2160 | ||
Nombre d'unités logiques 240 | ||
Nombre de registres 1920 | ||
Nombre de multiplieurs 4 (18 x 18) | ||
Type de montage CMS | ||
Type de boîtier TQFP | ||
Nombre de broches 144 | ||
Nombre de bits de RAM 15360bit | ||
Dimensions 20 x 20 x 1.4mm | ||
Hauteur 1.4mm | ||
Longueur 20mm | ||
Tension d'alimentation fonctionnement maximum 1,26 V | ||
Température d'utilisation maximum +85 °C | ||
Température de fonctionnement minimum 0 °C | ||
Tension d'alimentation de fonctionnement minimum 1,14 V | ||
Largeur 20mm | ||
Réseaux de porte programmables sur le terrain, Xilinx
Un FPGA est un dispositif à semi-conducteurs composé d'une matrice de blocs logiques configurables (CLB) connectés par des interconnexions programmables. L'utilisateur détermine ces interconnexions en programmant la mémoire SRAM. Un CLB peut être simple (portes AND, OR, etc.) ou complexe (un bloc de RAM). Le FPGA permet d'apporter des modifications à une conception même après le soudage du dispositif sur un circuit imprimé.
