double canaux Buffer, NC7WV125K8X, TinyLogic ULP, 3 états, Sans inversion 8 broches US

Documentation technique
Législation et Conformité
Déclaration de conformité RoHS
Détail produit

TinyLogic ULP-A, Fairchild Semiconductor

Famille TinyLogic, Fairchild Semiconductor

La famille TinyLogic® de Fairchild se compose d'une large gamme de fonctions logiques CMOS porte simple et double à grande vitesse et à faible consommation disponibles dans un choix de six boîtiers compacts : SOT23-5, SC70 6 pattes, US8 8 pattes et boîtiers MicroPak 6 et 8 bornes sans pattes.

Facilitez le routage
Réduisez les traces de métal pour limiter la génération d'EMI
Évitez toute consommation d'énergie inutile due aux portes inutilisées
Familles HS et HST destinées aux applications 5 V ou aux applications à très faible vitesse
Famille UHS idéale pour les fonctionnements grande vitesse et basse tension
Famille ULP idéale pour les fonctionnements très grande vitesse et basse tension
Famille ULPA idéale pour les fonctionnements basse tension à faible consommation d'énergie

Caractéristiques techniques
Attribut Valeur
Famille logique TinyLogic ULP
Fonction logique Buffer
Nombre de canaux 2
Entrée de trigger de Schmitt Non
Type d'entrée Asymétrique
Type de sortie 3 états
Polarité Sans inversion
Type de montage CMS
Type de boîtier US
Nombre de broches 8
Courant de sortie niveau haut maximum -24mA
Tension de sortie niveau bas maximum 24mA
Délai de propagation maximum @ capacité de charge maximum 4.9 ns @ 30 pF
Dimensions 2.4 x 2.1 x 0.8mm
Tension d'alimentation fonctionnement maximum 3,6 V
Hauteur 0.8mm
Largeur 2.1mm
Tension d'alimentation de fonctionnement minimum 0,9 V
Condition de test du délai du propagation 30pF
Longueur 2.4mm
Température de fonctionnement minimum -40 °C
Température d'utilisation maximum +85 °C
1340 En stock pour livraison sous 2 jour(s)
Prix pour l'unité (par multiple de 20)
0,394
HT
0,473
TTC
Unité
Prix par unité
le paquet*
20 +
0,394 €
7,88 €
*Prix donné à titre indicatif
.
Options de conditionnement :