Processeur signal numérique, DSPIC33FJ64GS606-I/MR, AEC-Q100 16bit, 40MHz, 64 Ko Flash, 1 (16 x 10 bits) ADC, QFN 64 .
- Code commande RS:
- 177-1874
- Référence fabricant:
- DSPIC33FJ64GS606-I/MR
- Marque:
- Microchip
Ce produit n’est plus distribué
- Code commande RS:
- 177-1874
- Référence fabricant:
- DSPIC33FJ64GS606-I/MR
- Marque:
- Microchip
Documentation technique
Législation et Conformité
- Pays d'origine :
- US
Détail produit
Les DsPIC33F sont conçus pour exécuter des algorithmes de filtre numériques et des boucles d'asservissement numériques de précision à haute vitesse, ce qui est idéal pour les applications qui doivent fonctionner sous pression
Plage d'utilisation :
Fonctionnement jusqu'à 40 MIPS (de 3 à 3,6 V)
3 à 3,6 V, -40 à +150 °C, c.c. à 20 MIPS
3 à 3,6 V, -40 à +125 °C, c.c. à 40 MIPS
I2C™ avec prise en charge de mode multimaîtres/esclave complet, masquage d'adresse esclave, adressage 7 bits et 10 bits, conditionnement de signal et détection de collision de bus intégrés
UART (jusqu'à deux modules) avec prise en charge de bus LIN, IrDA® et commande de débit matériel avec CTS et RTS
Module CAN amélioré (ECAN) (1 Mbaud) avec prise en charge 2.0B
Port parallèle maître/esclave (PMP/EPSP)
Contrôle de redondance cyclique programmable (CRC)
Prise en charge de développement de débogueur
Programmation sur le circuit et sur l'application
Deux points d'interruption de programme
Surveillance de suivi et de temps d'exécution
Fonctionnement jusqu'à 40 MIPS (de 3 à 3,6 V)
3 à 3,6 V, -40 à +150 °C, c.c. à 20 MIPS
3 à 3,6 V, -40 à +125 °C, c.c. à 40 MIPS
I2C™ avec prise en charge de mode multimaîtres/esclave complet, masquage d'adresse esclave, adressage 7 bits et 10 bits, conditionnement de signal et détection de collision de bus intégrés
UART (jusqu'à deux modules) avec prise en charge de bus LIN, IrDA® et commande de débit matériel avec CTS et RTS
Module CAN amélioré (ECAN) (1 Mbaud) avec prise en charge 2.0B
Port parallèle maître/esclave (PMP/EPSP)
Contrôle de redondance cyclique programmable (CRC)
Prise en charge de développement de débogueur
Programmation sur le circuit et sur l'application
Deux points d'interruption de programme
Surveillance de suivi et de temps d'exécution
Caractéristiques techniques
Attribut | Valeur |
---|---|
Fréquence maximum | 40MHz |
Série | DSPIC |
Million d'instructions par seconde | 50MIPS |
Largeur de bus de données | 16bit |
Taille de la RAM | 9 ko |
Architecture de jeu d'instruction | C |
Taille de la mémoire programme | 64 Ko |
Type de mémoire programme | Flash |
Format numérique et arithmétique | ALU |
Type de montage | CMS |
Type de boîtier | QFN |
Nombre de broches | 64 |
Tension d'alimentation de fonctionnement typique | 3,3 V |
Nombre de canaux UART | 2 |
Nombre de canaux CAN | 1 |
Canaux CAN | 16 |
Nombre d'entrée CNA | 1 |
Température d'utilisation maximum | +85 °C |
Nombre d'unités PWM | 1 |
Nombre de canaux SPI | 2 |
Timer | 1 (2 x 32 bits), 1 (5 x 16 bits) |
Largeur | 9mm |
Canaux PWM | 6 |
Hauteur | 0.95mm |
Résolution du timer | 16 bit, 32bit |
CAN | 1 (16 x 10 bits) |
Longueur | 9mm |
Modulation de largeur d'impulsion | 1 (6 canaux) |
Dimensions | 9 x 9 x 0.95mm |
Nombre de canaux I2C | 2 |
Nombre de timers | 2 |
Température de fonctionnement minimum | -40 °C |
Standard automobile | AEC-Q100 |
Résolution CAN | 10bit |