FPGA, Lattice Semiconductor, iCE40LP1K-QN84, iCE40 LP, 1280 Cellules, 160 Blocs, QFN 84.
- Code commande RS:
- 772-0098
- Référence fabricant:
- iCE40LP1K-QN84
- Marque:
- Lattice Semiconductor
Indisponible
RS n'aura plus ce produit en stock.
- Code commande RS:
- 772-0098
- Référence fabricant:
- iCE40LP1K-QN84
- Marque:
- Lattice Semiconductor
Caractéristiques techniques
Documentation technique
Législation et Conformité
Détail produit
Recherchez des produits similaires en sélectionnant un ou plusieurs attributs.
Sélectionner tout | Attribut | Valeur |
|---|---|---|
| Marque | Lattice Semiconductor | |
| Série | iCE40 LP | |
| Nombre de cellules logiques | 1280 | |
| Nombre d'unités logiques | 160 | |
| Nombre de registres | 1280 | |
| Type de montage | CMS | |
| Type de boîtier | QFN | |
| Nombre de broches | 84 | |
| Nombre de bits de RAM | 64Kbit | |
| Dimensions | 7 x 7 x 0.9mm | |
| Hauteur | 0.9mm | |
| Longueur | 7mm | |
| Tension d'alimentation de fonctionnement minimum | 1,14 V | |
| Largeur | 7mm | |
| Température de fonctionnement minimum | -40 °C | |
| Tension d'alimentation fonctionnement maximum | 1,26 V | |
| Température d'utilisation maximum | +85 °C | |
| Sélectionner tout | ||
|---|---|---|
Marque Lattice Semiconductor | ||
Série iCE40 LP | ||
Nombre de cellules logiques 1280 | ||
Nombre d'unités logiques 160 | ||
Nombre de registres 1280 | ||
Type de montage CMS | ||
Type de boîtier QFN | ||
Nombre de broches 84 | ||
Nombre de bits de RAM 64Kbit | ||
Dimensions 7 x 7 x 0.9mm | ||
Hauteur 0.9mm | ||
Longueur 7mm | ||
Tension d'alimentation de fonctionnement minimum 1,14 V | ||
Largeur 7mm | ||
Température de fonctionnement minimum -40 °C | ||
Tension d'alimentation fonctionnement maximum 1,26 V | ||
Température d'utilisation maximum +85 °C | ||
Réseaux de porte programmables sur le terrain Lattice Semiconductor
Un FPGA est un dispositif à semi-conducteurs composé d'une matrice de blocs logiques configurables (CLB) connectés par des interconnexions programmables. L'utilisateur détermine ces interconnexions en programmant la mémoire SRAM. Un CLB peut être simple (portes AND, OR, etc.) ou complexe (un bloc de RAM). Le FPGA permet d'apporter des modifications à une conception même après le soudage du dispositif sur un circuit imprimé.
