FPGA, Altera, EP4CE10E22I7N, Cyclone, 10320 Portes, 10320 Cellules, 645 Blocs, EQFP 144.
- Code commande RS:
- 830-3502P
- Référence fabricant:
- EP4CE10E22I7N
- Marque:
- Altera
Actuellement indisponible
Nous ne savons pas si cet article sera de nouveau disponible. RS a l'intention de le retirer de son assortiment sous peu.
- Code commande RS:
- 830-3502P
- Référence fabricant:
- EP4CE10E22I7N
- Marque:
- Altera
Caractéristiques techniques
Documentation technique
Législation et Conformité
Détail produit
Recherchez des produits similaires en sélectionnant un ou plusieurs attributs.
Sélectionner tout | Attribut | Valeur |
|---|---|---|
| Marque | Altera | |
| Série | Cyclone | |
| Nombre de portes logiques | 10320 | |
| Nombre de cellules logiques | 10320 | |
| Nombre d'unités logiques | 645 | |
| DSP dédié | Oui | |
| Nombre de multiplieurs | 360 (18 x 18) | |
| Type de montage | CMS | |
| Type de boîtier | EQFP | |
| Nombre de broches | 144 | |
| Nombre de bits de RAM | 423936 | |
| Longueur | 22mm | |
| Largeur | 22mm | |
| Tension d'alimentation de fonctionnement minimum | 1,15 V | |
| Température d'utilisation maximum | +100 °C | |
| Température de fonctionnement minimum | -40 °C | |
| Tension d'alimentation fonctionnement maximum | 1,25 V | |
| Sélectionner tout | ||
|---|---|---|
Marque Altera | ||
Série Cyclone | ||
Nombre de portes logiques 10320 | ||
Nombre de cellules logiques 10320 | ||
Nombre d'unités logiques 645 | ||
DSP dédié Oui | ||
Nombre de multiplieurs 360 (18 x 18) | ||
Type de montage CMS | ||
Type de boîtier EQFP | ||
Nombre de broches 144 | ||
Nombre de bits de RAM 423936 | ||
Longueur 22mm | ||
Largeur 22mm | ||
Tension d'alimentation de fonctionnement minimum 1,15 V | ||
Température d'utilisation maximum +100 °C | ||
Température de fonctionnement minimum -40 °C | ||
Tension d'alimentation fonctionnement maximum 1,25 V | ||
Cyclone FPGA, Altera
Un FPGA est un dispositif à semi-conducteurs composé d'une matrice de blocs logiques configurables (CLB) connectés par des interconnexions programmables. L'utilisateur détermine ces interconnexions en programmant la mémoire SRAM. Un CLB peut être simple (portes AND, OR, etc.) ou complexe (un bloc de RAM). Le FPGA permet d'apporter des modifications à une conception même après le soudage du dispositif sur un circuit imprimé.
