FPGA, Altera, EP4CE10E22C8N, Cyclone IV E, 10320 Cellules, 645 Blocs, EQFP 144.
- Code commande RS:
- 921-3523
- Référence fabricant:
- EP4CE10E22C8N
- Marque:
- Altera
Indisponible
RS n'aura plus ce produit en stock.
- Code commande RS:
- 921-3523
- Référence fabricant:
- EP4CE10E22C8N
- Marque:
- Altera
Caractéristiques techniques
Documentation technique
Législation et Conformité
Détail produit
Recherchez des produits similaires en sélectionnant un ou plusieurs attributs.
Sélectionner tout | Attribut | Valeur |
|---|---|---|
| Marque | Altera | |
| Série | Cyclone IV E | |
| Nombre de cellules logiques | 10320 | |
| Nombre d'unités logiques | 645 | |
| DSP dédié | Oui | |
| Nombre de registres | 10320 | |
| Nombre de multiplieurs | 23 (18 x 18) | |
| Type de montage | CMS | |
| Type de boîtier | EQFP | |
| Nombre de broches | 144 | |
| Nombre de bits de RAM | 414Kbit | |
| Dimensions | 20 x 20 x 1.6mm | |
| Hauteur | 1.6mm | |
| Longueur | 20mm | |
| Largeur | 20mm | |
| Tension d'alimentation fonctionnement maximum | 1,25 V | |
| Température de fonctionnement minimum | 0 °C | |
| Tension d'alimentation de fonctionnement minimum | 1,15 V | |
| Température d'utilisation maximum | +85 °C | |
| Sélectionner tout | ||
|---|---|---|
Marque Altera | ||
Série Cyclone IV E | ||
Nombre de cellules logiques 10320 | ||
Nombre d'unités logiques 645 | ||
DSP dédié Oui | ||
Nombre de registres 10320 | ||
Nombre de multiplieurs 23 (18 x 18) | ||
Type de montage CMS | ||
Type de boîtier EQFP | ||
Nombre de broches 144 | ||
Nombre de bits de RAM 414Kbit | ||
Dimensions 20 x 20 x 1.6mm | ||
Hauteur 1.6mm | ||
Longueur 20mm | ||
Largeur 20mm | ||
Tension d'alimentation fonctionnement maximum 1,25 V | ||
Température de fonctionnement minimum 0 °C | ||
Tension d'alimentation de fonctionnement minimum 1,15 V | ||
Température d'utilisation maximum +85 °C | ||
- Pays d'origine :
- KR
Cyclone FPGA, Altera
Un FPGA est un dispositif à semi-conducteurs composé d'une matrice de blocs logiques configurables (CLB) connectés par des interconnexions programmables. L'utilisateur détermine ces interconnexions en programmant la mémoire SRAM. Un CLB peut être simple (portes AND, OR, etc.) ou complexe (un bloc de RAM). Le FPGA permet d'apporter des modifications à une conception même après le soudage du dispositif sur un circuit imprimé.
