FPGA, Altera, 5CSEMA6F31C8N, Cyclone V SE, 110000 Portes, 110000 Cellules, 41509 Blocs, FBGA 896.
- Code commande RS:
- 921-3570
- Référence fabricant:
- 5CSEMA6F31C8N
- Marque:
- Altera
Actuellement indisponible
Nous ne savons pas si cet article sera de nouveau disponible. RS a l'intention de le retirer de son assortiment sous peu.
- Code commande RS:
- 921-3570
- Référence fabricant:
- 5CSEMA6F31C8N
- Marque:
- Altera
Caractéristiques techniques
Documentation technique
Législation et Conformité
Détail produit
Recherchez des produits similaires en sélectionnant un ou plusieurs attributs.
Sélectionner tout | Attribut | Valeur |
|---|---|---|
| Marque | Altera | |
| Série | Cyclone V SE | |
| Nombre de portes logiques | 110000 | |
| Nombre de cellules logiques | 110000 | |
| Nombre d'unités logiques | 41509 | |
| DSP dédié | Oui | |
| Nombre de registres | 166036 | |
| Nombre de multiplieurs | 224 (18 x 18) | |
| Type de montage | CMS | |
| Type de boîtier | FBGA | |
| Nombre de broches | 896 | |
| Nombre de bits de RAM | 5761K | |
| Longueur | 31mm | |
| Température d'utilisation maximum | +85 °C | |
| Tension d'alimentation de fonctionnement minimum | 1,8 V | |
| Largeur | 31mm | |
| Tension d'alimentation fonctionnement maximum | 3,3 V | |
| Température de fonctionnement minimum | 0 °C | |
| Sélectionner tout | ||
|---|---|---|
Marque Altera | ||
Série Cyclone V SE | ||
Nombre de portes logiques 110000 | ||
Nombre de cellules logiques 110000 | ||
Nombre d'unités logiques 41509 | ||
DSP dédié Oui | ||
Nombre de registres 166036 | ||
Nombre de multiplieurs 224 (18 x 18) | ||
Type de montage CMS | ||
Type de boîtier FBGA | ||
Nombre de broches 896 | ||
Nombre de bits de RAM 5761K | ||
Longueur 31mm | ||
Température d'utilisation maximum +85 °C | ||
Tension d'alimentation de fonctionnement minimum 1,8 V | ||
Largeur 31mm | ||
Tension d'alimentation fonctionnement maximum 3,3 V | ||
Température de fonctionnement minimum 0 °C | ||
- Pays d'origine :
- US
Cyclone FPGA, Altera
Un FPGA est un dispositif à semi-conducteurs composé d'une matrice de blocs logiques configurables (CLB) connectés par des interconnexions programmables. L'utilisateur détermine ces interconnexions en programmant la mémoire SRAM. Un CLB peut être simple (portes AND, OR, etc.) ou complexe (un bloc de RAM). Le FPGA permet d'apporter des modifications à une conception même après le soudage du dispositif sur un circuit imprimé.
