AEC-Q100 Microprocesseur, DSPIC33CK256MP502-I/SS, 16bit, dsPIC, 100MHz, SSOP 28 broches

Sous-total (1 paquet de 5 unités)*

9,36 €

HT

11,23 €

TTC

Add to Basket
Sélectionner ou entrer la quantité
En stock
  • Plus 15 unité(s) expédiée(s) à partir du 26 janvier 2026
Besoin de plus? Cliquez sur " Vérifier les dates de livraison " pour plus de détails
Unité
Prix par unité
le paquet*
5 +1,872 €9,36 €

*Prix donné à titre indicatif

Options de conditionnement :
Code commande RS:
179-3987
Référence fabricant:
DSPIC33CK256MP502-I/SS
Marque:
Microchip
Recherchez des produits similaires en sélectionnant un ou plusieurs attributs.
Sélectionner tout

Marque

Microchip

Série

dsPIC

Largeur de bus de données

16bit

Fréquence maximum

100MHz

Tension E/S

3 → 3.6V

Technologie de fabrication

CMOS

Type de montage

CMS

Type de boîtier

SSOP

Nombre de broches

28

Tension d'alimentation de fonctionnement typique

3,6 V (maximum)

Dimensions

10.5 x 5.6 x 1.85mm

Standard automobile

AEC-Q100

Température d'utilisation maximum

+85 °C

Température de fonctionnement minimum

-40 °C

Microcontrôleur DSP Microchip Technology


Le boîtier SSOP de type famille DsPIC33CH de Microchip Technology, le montage en surface, le microcontrôleur DSP à base CMOS 28 broches et 16 bits est doté d'une tension nominale comprise entre 3 et 3,6 V. Il est doté d'une mémoire Flash de programme de 32 à 256 ko avec ECC et 8 à 24 ko de RAM. Cela permet la conception de systèmes de commande de moteur de précision hautes performances qui sont plus écoénergétiques. Ce microprocesseur est utilisé pour contrôler le fonctionnement silencieux des moteurs BLDC, PMSM, ACIM, SR et pas à pas et fournit également une durée de vie étendue du moteur.

Caractéristiques et avantages


• PMs haut débit 8 canaux avec une résolution de 250 ps
Architecture de processeur à code efficace (C et assemblage) conçue
Interface de communication UART, SPI/I2S et bus CAN
Doubles accumulateurs à point fixe (ACC) 40 bits pour les opérations DSP
Séparation rapide de 6 cycles
Quatre canaux DMA
Quatre jeux de registres et d'accumulateurs sélectionnés pour le contexte d'interruption par cœur pour une interruption rapide
• Réinitialisation de mise sous tension intégrée et réinitialisation de la mise hors tension
Architecture Harvard modifiée avec données 16 bits et instructions 24 bits
Neuf modules MCCP/SCCP qui incluent le timer, la capture/la comparaison et le PWM
Un timer 16 bits à usage général
• La fréquence d'utilisation est de 100 MHz
Les plages de températures d'utilisation sont comprises entre -40 et 85 °C.
Les fonctions de sécurité sont les fonctions de sécurité DMT, ECC, WDT, CRC, Code Guard, ICSP, MBIST et de surveillance d'horloge sécurisée
• MAC/mpy à cycle simple avec double extraction de données et réécriture de résultats
Prise en charge des protocoles DMX, LIN/J2602 et IrDA
Trois modules de comparateur analogique/DAC 12 bits
Trois modes de faible consommation : veille, inactif et blocage
Mise en boucle sans surcharge

Certifications


AEC-Q100 REVG
CEI 60730

Nos clients ont également consulté