SDRAM Alliance Memory, 8 GB Traversant 16 bit 96 broches, FBGA-96 billes
- Code commande RS:
- 665-417
- Référence fabricant:
- AS4C512M16D4A-62BIN
- Marque:
- Alliance Memory
Sous-total (1 unité)*
66,67 €
HT
80,00 €
TTC
Ajouter 1 unité pour bénéficier d'une livraison gratuite
Temporairement en rupture de stock
- 396 unité(s) expédiée(s) à partir du 09 avril 2026
Besoin de plus? Cliquez sur " Vérifier les dates de livraison " pour plus de détails
Unité | Prix par unité |
|---|---|
| 1 + | 66,67 € |
*Prix donné à titre indicatif
- Code commande RS:
- 665-417
- Référence fabricant:
- AS4C512M16D4A-62BIN
- Marque:
- Alliance Memory
Caractéristiques techniques
Documentation technique
Législation et Conformité
Détail produit
Recherchez des produits similaires en sélectionnant un ou plusieurs attributs.
Sélectionner tout | Attribut | Valeur |
|---|---|---|
| Marque | Alliance Memory | |
| Taille de la mémoire | 8GB | |
| Type de produit | SDRAM | |
| Configuration | 512M x 16 | |
| Largeur de bus de données | 16bit | |
| Type de montage | Traversant | |
| Type de Boitier | FBGA-96 billes | |
| Nombre de broches | 96 | |
| Normes/homologations | JEDEC, RoHS | |
| Standard automobile | Non | |
| Sélectionner tout | ||
|---|---|---|
Marque Alliance Memory | ||
Taille de la mémoire 8GB | ||
Type de produit SDRAM | ||
Configuration 512M x 16 | ||
Largeur de bus de données 16bit | ||
Type de montage Traversant | ||
Type de Boitier FBGA-96 billes | ||
Nombre de broches 96 | ||
Normes/homologations JEDEC, RoHS | ||
Standard automobile Non | ||
- Pays d'origine :
- TW
La DRAM synchrone Alliance Memory est dotée d'une formation à la lecture du préambule et prend en charge le mode de déclenchement de commande pour des performances améliorées. Il inclut l'adressabilité par DRAM (PDA) et le contrôle de l'impédance du driver de sortie. Les caractéristiques supplémentaires incluent la terminaison dynamique sous tension (ODT), le masque de données d'entrée (DM), l'inversion de bus de données (DBI) et l'étalonnage ZQ pour l'intégrité du signal et l'optimisation de la puissance.
Abandon de l'auto-rafraîchissement
Architecture de préobtention de bits 8n
Précharge et mise hors tension active
