SDRAM, AS4C16M16SA-6TINTR, 256Mbit, 166MHz, 3 à 3,6 V, TSOP 54 broches DDR

Prix dégressifs sur quantité

Sous-total (1 bobine de 1000 unités)*

3 132,00 €

HT

3 758,00 €

TTC

Add to Basket
Sélectionner ou entrer la quantité
Temporairement en rupture de stock
  • Expédition à partir du 12 mars 2026
Besoin de plus? Cliquez sur " Vérifier les dates de livraison " pour plus de détails
Unité
Prix par unité
la bobine*
1000 - 10003,132 €3 132,00 €
2000 +2,982 €2 982,00 €

*Prix donné à titre indicatif

Code commande RS:
230-8417
Référence fabricant:
AS4C16M16SA-6TINTR
Marque:
Alliance Memory
Recherchez des produits similaires en sélectionnant un ou plusieurs attributs.
Sélectionner tout

Marque

Alliance Memory

Taille mémoire

256Mbit

Configuration

16 M x 16

Classe SDRAM

DDR

Débit de données

166MHz

Largeur de bus de données

16bit

Largeur de bus d'adresse

13bit

Nombre de bits par mot

16bit

Temps d'accès aléatoire maximum

5ns

Nombre de mots

16 M

Type de montage

CMS

Type de boîtier

TSOP

Nombre de broches

54

Dimensions

22.35 x 10.29 x 1.2mm

Hauteur

1.2mm

Longueur

22.35mm

Tension d'alimentation fonctionnement maximum

3,6 V

Température de fonctionnement minimum

-40 °C

Tension d'alimentation de fonctionnement minimum

3 V

Largeur

10.29mm

Température d'utilisation maximum

+85 °C

La mémoire SDRAM Alliance Memory 256 Mo est une DRAM synchrone CMOS haut débit contenant 256 Mbits. Il est configuré en interne en 4 banques de 4 Mo de DRAM x 16 avec une interface synchrone (tous les signaux sont enregistrés sur le bord positif du signal d'horloge, CLK). Les accès en lecture et en écriture à la SDRAM sont orientés vers la rafale

Accès au démarrage à un emplacement sélectionné et poursuite pour un nombre programmé d'emplacements dans une séquence programmée. Les accès commencent par l'enregistrement d'une commande BankActivate qui est ensuite suivie d'une commande de lecture ou d'écriture.

Temps d'accès rapide à partir de l'horloge : 5/5.4 ns
Fréquence d'horloge rapide : 1 6/143 MHz
Fonctionnement entièrement synchrone
Architecture pipelinée interne
4M mot x 16 bits x 4 rangées

Nos clients ont également consulté