La gamme ISSISDR SDRAM met à disposition une interface synchrone programmable avec latence CAS (2/3 des horloges). Le transfert de données haut débit est réalisé grâce à l'utilisation du procédé dit de " pipeline " et la série de mémoire DRAM SDR synchrone permet la lecture/écriture par train d'ondes et la lecture/écriture simple par train d'ondes. Elle est donc idéale pour une utilisation dans les ordinateurs. Les circuits SDR SDRAM d'ISSI sont constituent une large gamme de différentes organisations et tailles de mémoire, fonctionnant sous une alimentation 3,3 V.
interface LVTTL Les signaux d'entrée/sortie se réfèrent au front montant d'entrée de l'horloge Séquence de train d'ondes programmable : séquentielle/entrelacée ; longueur du train d'ondes programmable Colonne d'adresse aléatoire à chaque cycle d'horloge Mode auto-actualisation et actualisation automatique