Logique SPLD, ATF22LV10C-10PU, 10 Macro Cellules, 22 I/O, ISP, CMOS, PDIP 24 broches
- Code commande RS:
- 177-1503
- Référence fabricant:
- ATF22LV10C-10PU
- Marque:
- Microchip
Prix dégressifs sur quantité
Sous-total (1 tube de 15 unités)*
33,645 €
HT
40,38 €
TTC
Frais de traitement offerts pour les commandes supérieures à 50,00 €
Temporairement en rupture de stock
- 300 unité(s) prête(s) à être expédiée(s) d'un autre centre de distribution
Besoin de plus? Cliquez sur " Vérifier les dates de livraison " pour plus de détails
Unité | Prix par unité | le tube* |
|---|---|---|
| 15 - 15 | 2,243 € | 33,65 € |
| 30 - 90 | 2,185 € | 32,78 € |
| 105 + | 2,131 € | 31,97 € |
*Prix donné à titre indicatif
- Code commande RS:
- 177-1503
- Référence fabricant:
- ATF22LV10C-10PU
- Marque:
- Microchip
Caractéristiques techniques
Documentation technique
Législation et Conformité
Détail produit
Recherchez des produits similaires en sélectionnant un ou plusieurs attributs.
Sélectionner tout | Attribut | Valeur |
|---|---|---|
| Marque | Microchip | |
| Série | ATF22LV10C | |
| Nombre de cellules macro | 10 | |
| Nombre d'E/S utilisateurs | 22 | |
| Programmable in situ | In System | |
| Support de reprogrammation | Oui | |
| Type de montage | CMS | |
| Type de boîtier | PDIP | |
| Nombre de broches | 24 | |
| Délai de propagation maximum | 10ns | |
| Technologie de fabrication | CMOS | |
| Dimensions | 32.13 x 7.11 x 4.95mm | |
| Hauteur | 4.95mm | |
| Longueur | 32.13mm | |
| Tension d'alimentation fonctionnement maximum | 5,5 V | |
| Largeur | 7.11mm | |
| Température de fonctionnement minimum | -40 °C | |
| Tension d'alimentation de fonctionnement minimum | 3 V | |
| Température d'utilisation maximum | +85 °C | |
| Condition de test du délai du propagation | 35pF | |
| Sélectionner tout | ||
|---|---|---|
Marque Microchip | ||
Série ATF22LV10C | ||
Nombre de cellules macro 10 | ||
Nombre d'E/S utilisateurs 22 | ||
Programmable in situ In System | ||
Support de reprogrammation Oui | ||
Type de montage CMS | ||
Type de boîtier PDIP | ||
Nombre de broches 24 | ||
Délai de propagation maximum 10ns | ||
Technologie de fabrication CMOS | ||
Dimensions 32.13 x 7.11 x 4.95mm | ||
Hauteur 4.95mm | ||
Longueur 32.13mm | ||
Tension d'alimentation fonctionnement maximum 5,5 V | ||
Largeur 7.11mm | ||
Température de fonctionnement minimum -40 °C | ||
Tension d'alimentation de fonctionnement minimum 3 V | ||
Température d'utilisation maximum +85 °C | ||
Condition de test du délai du propagation 35pF | ||
- Pays d'origine :
- TW
Le circuit logique programmable (PLD) CMOS à hautes performances avec mémoire Flash effaçable électriquement et éprouvée de Microchip prend en charge des vitesses de 25 ns minimum. Toutes les plages de vitesse sont spécifiées sur la plage de 3 à 5,5V pour les plages de températures industrielle et commerciale. Ce dispositif fournit une solution de PLD CMOS à consommation "nulle", à basse tension et détection de bord, avec une consommation en veille "nulle" (5 μA typique).
Caractéristiques :
Plage de fonctionnement : 3 à 5,5 V
Circuit logique programmable électriquement effaçable basse tension avancé
Option de broche de mise hors tension commandée par l'utilisateur
en mode de consommation en veille commandée (10 μA typique)
Bien adapté pour les systèmes alimentés par batterie
Temps de propagation maximum 10 ns
Entrées et sorties compatible TTL et CMOS
La fonction de verrouillage maintient les entrées à leurs états logiques précédents
Technologie électriquement effaçable avancée
Reprogrammable
Procédé CMOS haute fiabilité testé à 100 %
20 ans de conservation des données
100 cycles d'effacement/écriture
Protection ESD 2 000 V, immunité contre le verrouillage 200 mA
Plages de températures industrielles
Plage de fonctionnement : 3 à 5,5 V
Circuit logique programmable électriquement effaçable basse tension avancé
Option de broche de mise hors tension commandée par l'utilisateur
en mode de consommation en veille commandée (10 μA typique)
Bien adapté pour les systèmes alimentés par batterie
Temps de propagation maximum 10 ns
Entrées et sorties compatible TTL et CMOS
La fonction de verrouillage maintient les entrées à leurs états logiques précédents
Technologie électriquement effaçable avancée
Reprogrammable
Procédé CMOS haute fiabilité testé à 100 %
20 ans de conservation des données
100 cycles d'effacement/écriture
Protection ESD 2 000 V, immunité contre le verrouillage 200 mA
Plages de températures industrielles
Nos clients ont également consulté
- Logique SPLD 10 Macro Cellules ISP PDIP 24 broches
- Logique SPLD 500 Portes 22 I/O CMOS, PDIP 24 broches
- Logique SPLD 350 Portes 10 I/O TTL, PLCC 28 broches
- Logique SPLD 10 Macro Cellules ISP SOIC 24 broches
- Logique SPLD 500 Portes 22 I/O CMOS, SOIC 24 broches
- Logique SPLD 8 Macro Cellules ISP PLCC 20 broches
- Logique SPLD 350 Portes 10 I/O TTL, PDIP 24 broches
- Logique SPLD 350 Portes 10 I/O TTL, PDIP 24 broches
