AEC-Q100 Microprocesseur, DSPIC33CK256MP502-I/2N, 16bit, dsPIC, 100MHz, UQFN 28 broches

Sous-total (1 tube de 61 unités)*

136,457 €

HT

163,724 €

TTC

Add to Basket
Sélectionner ou entrer la quantité
Informations sur le stock actuellement indisponibles. - Veuillez vérifier plus tard
Unité
Prix par unité
le tube*
61 +2,237 €136,46 €

*Prix donné à titre indicatif

Code commande RS:
179-3959
Référence fabricant:
DSPIC33CK256MP502-I/2N
Marque:
Microchip
Recherchez des produits similaires en sélectionnant un ou plusieurs attributs.
Sélectionner tout

Marque

Microchip

Série

dsPIC

Largeur de bus de données

16bit

Fréquence maximum

100MHz

Tension E/S

3 → 3.6V

Technologie de fabrication

CMOS

Type de montage

CMS

Type de boîtier

UQFN

Nombre de broches

28

Tension d'alimentation de fonctionnement typique

3,6 V (maximum)

Dimensions

6 x 6 x 0.5mm

Standard automobile

AEC-Q100

Température de fonctionnement minimum

-40 °C

Température d'utilisation maximum

+85 °C

Microchip’s dsPIC33CK family of digital signal controllers (DSCs) features a single 100 MIPS 16-bit dsPIC® DSC core with integrated DSP and enhanced on-chip peripherals. These DSCs enable the design of high-performance, precision motor control systems that are more energy efficient, quieter in operation and provide extended motor life. They can be used to control BLDC, PMSM, ACIM, SR and stepper motors.

3.0V to 3.6V, -40ºC to +125ºC, DC to 100 MIPS
dsPIC33CK DSC Core:
Modified Harvard architecture with 16-bit data and 24-bit instructions
Code efficient (C and Assembly) CPU architecture designed for real-time applications
16 16-bit working registers
4 sets of interrupt context saving registers, including ACC and CPU status for fast interrupt handling
Single-cycle, mixed-sign 32-bit MUL
Fast 6-cycle hardware 32/16 and 16/16 DIV
Dual 40-bit fixed point Accumulators (ACC) for DSP operations
Single-cycle MAC/MPY with dual data fetch and result write-back
Zero overhead looping support