Driver de ligne et buffer 6 bits Mémoire tampon et driver de ligne Toshiba 74HC CMOS Non inverseur 16 broches SOIC

Prix dégressifs sur quantité

Sous-total (1 paquet de 20 unités)*

9,08 €

HT

10,90 €

TTC

Add to Basket
Sélectionner ou entrer la quantité
En stock
  • 180 unité(s) prête(s) à être expédiée(s)
  • Plus 60 unité(s) prête(s) à être expédiée(s) d'un autre centre de distribution
Besoin de plus? Cliquez sur " Vérifier les dates de livraison " pour plus de détails
Unité
Prix par unité
le paquet*
20 - 800,454 €9,08 €
100 - 4800,348 €6,96 €
500 - 9800,265 €5,30 €
1000 +0,211 €4,22 €

*Prix donné à titre indicatif

Options de conditionnement :
Code commande RS:
171-3601
Référence fabricant:
74HC4050D
Marque:
Toshiba
Recherchez des produits similaires en sélectionnant un ou plusieurs attributs.
Sélectionner tout

Marque

Toshiba

Type de produit

Driver de ligne et buffer

Famille logique

74HC

Fonction logique

Mémoire tampon et driver de ligne

Nombre de canaux

6

Type de CI

Sextuple buffer

Type de sortie

CMOS

Polarité

Non inverseur

Type de montage

Surface

Type de Boitier

SOIC

Nombre de broches

16

Tension d'alimentation minimum

2V

Courant maximum de sortie niveau haut

-7.8mA

Tension d'alimentation maximum

6V

Température minimum de fonctionnement

-40°C

Délai de propagation maximum @ CL

100ns

Tension maximale de sortie niveau bas

7.8mA

Température d'utilisation maximum

85°C

Série

74HC

Normes/homologations

No

Hauteur

1.75mm

Longueur

10.2mm

Courant d'alimentation

10μA

Standard automobile

Non

Le 74HC4049D et le 74HC4050D sont des sextuples mémoires tampon CMOS haut débit, fabriquées avec la technologie C2MOS à porte de silicium. Ils permettent d'obtenir un fonctionnement haut débit similaire à un LSTTL équivalent, tout en conservant la faible puissance dissipée du CMOS. Le 74HC4049D est une mémoire tampon inverseuse, tandis que le 74HC4050D est une mémoire tampon non inverseuse. Les circuits internes sont composés de 3 étages (74HC4049D) ou 2 étages (74HC4050D) d'inverseur, qui fournit une immunité au bruit élevée et une sortie stable. Les circuits de protection d'entrée sont différents de ceux d'autres CI CMOS haut débit. Ils éliminent les diodes sur le côté V c.c., fournissant ainsi une conversion de niveau logique, des hauts niveaux de tensions jusqu'à 15 V à de faibles niveaux de tensions. Ils sont utiles pour les circuits de batterie de secours, car la tension d'entrée peut être appliquée sur les CI qui ne sont pas polarisés par V c.c.

Haut débit : tpd = 8 ns (typ.) à V c.c. = 6 V

Faible puissance dissipée : ICC = 1 μA (max.) à Ta = 25 °C

Délais de propagation équilibrés : tPLH ≈ tPHL

Large plage de tension d'utilisation : V c.c.(opr) = 2 à 6 V

Nos clients ont également consulté