Le 74HC164D est un registre à décalage à entrée série et sortie parallèle 8 bits CMOS haut débit, fabriqué avec la technologie C2MOS à porte de silicium. Il permet d'obtenir un fonctionnement haut débit similaire à un LSTTL équivalent, tout en conservant la faible puissance dissipée du CMOS. Il se compose d'un registre à décalage 8 bits à entrées série et sortie parallèle avec une entrée CK et une entrée CLR d'effacement. Deux entrées de données série (A, B) sont fournies pour que l'une puisse être utilisée comme une activation de données. Toutes les entrées sont équipées de circuits de protection contre les décharges statiques ou une tension transitoire excessive.
Haut débit : fMAX = 58 MHz (typ.) à V c.c. = 5 V Faible puissance dissipée : ICC = 4 μA (max.) à Ta = 25 °C Délais de propagation équilibrés : tPLH ≈ tPHL Large plage de tension d'utilisation : V c.c.(opr) = 2 à 6 V