Mémoire flash, CFI, SPI NOR, 128 MB Infineon 14.5 ns, 8 broches, WSON 2

Sous-total (1 plateau de 338 unités)*

909,896 €

HT

1 091,74 €

TTC

Add to Basket
Sélectionner ou entrer la quantité
Temporairement en rupture de stock
  • Expédition à partir du 21 juillet 2026
Besoin de plus? Cliquez sur " Vérifier les dates de livraison " pour plus de détails
Unité
Prix par unité
le plateau*
338 +2,692 €909,90 €

*Prix donné à titre indicatif

Code commande RS:
181-8282
Référence fabricant:
S25FL128SAGNFV000
Marque:
Infineon
Recherchez des produits similaires en sélectionnant un ou plusieurs attributs.
Sélectionner tout

Marque

Infineon

Type de produit

Mémoire flash

Taille de la mémoire

128Mo

Type d'interface

CFI, SPI

Type de Boitier

WSON

Nombre de broches

8

Type de montage

Surface

Fréquence d'horloge maximum

133MHz

Type de cellule

NOR

Tension d'alimentation minimum

1.65V

Tension d'alimentation maximum

3.6V

Température minimum de fonctionnement

-40°C

Température d'utilisation maximum

105°C

Normes/homologations

No

Longueur

6mm

Hauteur

0.75mm

Nombre de bits par mot

8

Temps d'accès aléatoire maximum

14.5ns

Nombre de mots

16M

Standard automobile

AEC-Q100

Série

S25FL128S

Nombres de Banks

2

Cette famille de dispositifs se connecte à un système hôte via un SPI. L'entrée et la sortie série SPI simple bit traditionnelles (E/S ou SIO simples) sont

Pris en charge, ainsi que les commandes série en option deux bits (double E/S ou DIO) et quatre bits (quadruple E/S ou qio). Cette interface à plusieurs largeurs

Est appelé SPI multi-E/S ou MIO. En outre, la famille FL-S ajoute la prise en charge des commandes de lecture DDR pour SIO, DIO et qio qui transfèrent

Adresse et lecture des données sur les deux bords de l'horloge.

L'architecture Eclipse est dotée d'un tampon de programmation de page qui permet d'avoir jusqu'à 128 mots (256 octets) ou 256 mots (512 octets)

Programmé en une seule opération, ce qui permet une programmation et un effacement plus faster et efficaces que le programme SPI ou l'effacement de génération précédente

Algorithmes.

L'exécution de code directement à partir de la mémoire Flash est souvent appelée Execute-In-Place ou XIP. En utilisant des dispositifs FL-S à des fréquences d'horloge plus élevées

Pris en charge, avec les commandes qio ou DDR-qio, la vitesse de transfert de lecture d'instruction peut correspondre ou dépasser l'interface parallèle traditionnelle,

Mémoires Flash NOR asynchrones tout en réduisant considérablement le nombre de signaux.

Les produits S25FL128S et S25FL256S offrent des densités élevées couplées à la flexibilité et aux performances rapides requises par une grande variété

D'applications intégrées. Ils sont parfaits pour l'observation de code, le protocole XIP et le stockage de données.

Nos clients ont également consulté