SDRAM, IM2516SDBDBG-6I, 256Mbit, 166MHz, FBGA 54 broches SDR
- Code commande RS:
- 588-655
- Référence fabricant:
- IM2516SDBDBG-6I
- Marque:
- Intelligent Memory
Sous-total (1 paquet de 2 unités)*
6,10 €
HT
7,32 €
TTC
Frais de traitement offerts pour les commandes supérieures à 50,00 €
En stock
- Plus 20 unité(s) expédiée(s) à partir du 29 décembre 2025
Besoin de plus? Cliquez sur " Vérifier les dates de livraison " pour plus de détails
Unité | Prix par unité | le paquet* |
|---|---|---|
| 2 + | 3,05 € | 6,10 € |
*Prix donné à titre indicatif
- Code commande RS:
- 588-655
- Référence fabricant:
- IM2516SDBDBG-6I
- Marque:
- Intelligent Memory
Caractéristiques techniques
Documentation technique
Législation et Conformité
Détail produit
Recherchez des produits similaires en sélectionnant un ou plusieurs attributs.
Sélectionner tout | Attribut | Valeur |
|---|---|---|
| Marque | Intelligent Memory | |
| Taille mémoire | 256Mbit | |
| Classe SDRAM | SDR | |
| Configuration | 16M x 6 | |
| Débit de données | 166MHz | |
| Largeur de bus de données | 16bit | |
| Temps d'accès aléatoire maximum | 6ns | |
| Type de montage | CMS | |
| Type de boîtier | FBGA | |
| Nombre de broches | 54 | |
| Température de fonctionnement minimum | -40 °C | |
| Température d'utilisation maximum | 85 °C | |
| Tension d'alimentation de fonctionnement minimum | 3V | |
| Tension d'alimentation fonctionnement maximum | 3,6 V | |
| Sélectionner tout | ||
|---|---|---|
Marque Intelligent Memory | ||
Taille mémoire 256Mbit | ||
Classe SDRAM SDR | ||
Configuration 16M x 6 | ||
Débit de données 166MHz | ||
Largeur de bus de données 16bit | ||
Temps d'accès aléatoire maximum 6ns | ||
Type de montage CMS | ||
Type de boîtier FBGA | ||
Nombre de broches 54 | ||
Température de fonctionnement minimum -40 °C | ||
Température d'utilisation maximum 85 °C | ||
Tension d'alimentation de fonctionnement minimum 3V | ||
Tension d'alimentation fonctionnement maximum 3,6 V | ||
- Pays d'origine :
- TW
La DRAM DDR Intelligent Memory atteint des taux de transfert de données élevés en employant une architecture de puce qui pré-extrait plusieurs bits et synchronise les données de sortie avec l'horloge du système. Elle prend en charge les fréquences système, ce qui garantit des performances rapides et efficaces. La conception comprend des banques internes pour les opérations simultanées et utilise une architecture de pré-extraction de 4 bits pour augmenter le débit des données.
Conformité RoHS
Auto-rafraîchissement partiel de la matrice PASR
Rafraîchissement automatique et auto-rafraîchissement
Auto-rafraîchissement partiel de la matrice PASR
Rafraîchissement automatique et auto-rafraîchissement